

1

# スターダストプログラム「衛星のデジタル 化に向けた革新的FPGAの研究開発」 成果報告

宇宙航空研究開発機構 研究開発部門

# <u>1. 研究の背景・目的</u>

衛星軌道上での高速大容量データ通信やオンボード画像処理など、宇宙機のデジタル化 が年々加速している。衛星のデジタル化の中核を担う半導体として、高速処理が可能で書き 換え可能な特徴を持つFPGA (Field-programmable gate array)の実現が強く望まれている。

FPGAを宇宙適用する際の技術課題が、宇宙放射線耐性の確保と低消費電力化である。 この2つで優れた性能を持つFPGAを実現出来れば、過酷な宇宙空間においても限られた 電力リソース条件下で高度なミッションを長期間継続することが可能となる。

本研究では、国産独自の低消費電力半導体技術である原子スイッチ(ナノブリッジ)と、 JAXAが持つ<mark>耐放射線強化回路技術</mark>を組み合わせたFPGA回路技術の構築を行い、上記 実現に資する。

#### 〇<u>本研究での目標</u>

①NEDOプロ開発28nm NB-FPGAの耐放射線性評価と宇宙適用性の分析を行う。 ②16nm NB-FPGAに関し、以下の4項目を達成目標とし、試作チップで確認する。 性能未達の場合にはその原因を特定し、改善策を具体化する。

✓ 16nm世代の耐放射線ナノブリッジFPGA要素回路が正しく回路動作する事 (デジタルデータの書込みと読出し、原子スイッチのOn/Off切り替え)

- ✓ <u>放射線耐性</u>に関し、閾値LET(Linear Energy Transfer)が40 MeV/(mg/cm<sup>2</sup>)程度
- ✓ 製品回路規模のFPGAを実現した場合の<u>消費電力</u>が5~10W程度
- ✓ <u>動作周波数</u>が400~600MHz程度

# <u>ナノブリッジFPGA研究開発の歩み</u>

### 第1世代 (40,65nm)

JAXA-企業共同研究で 原子スイッチの放射線影響 を分析.



#### 革新的衛星技術実証 1号で原子スイッチ技術 の耐宇宙環境性を実証.



第2世代(28nm)

NEDO AIプロジェクト\* にて開発された世代. メモリやCPUコアも内蔵 した低消費電力型SoC. FPGA内部にDSP機能 も内蔵させ高機能化.



#### 第3世代(16nm FinFET)

16nm FinFET RHBD技術 と、ナノブリッジ技術を融合. 最先端FPGA相当の性能と 耐放射線性、超低消費電力 (数Wクラス)を兼ね備えた ハイエンドSoC FPGA実現 を狙う。



#### SoC: System on Chip

\*https://www.nedo.go.jp/content/100927040.pdf 「高効率・高速処理を可能とするAIチップ・次世代コンピューティングの技術開発」

# 2. 実施項目と工程表

本研究の実施項目と工程表(実績)を以下に示す。文部科学省殿よりJAXAが受託し、 ナノブリッジセミコンダクター社を再委託先として実施した。



### 3. 実施結果(全体サマリ)

- ①28nm NB-FPGAに関し、現デバイス仕様での放射線耐性を明らかにし、宇宙 で"as is"使用の可能性がある実力値を有することを示した。 (4.2項に詳述)
- ②16nm NB-FPGAに関し、試作チップの評価結果から、下表のとおり研究目標とした機能性能はすべて達成したことを確認した。

(4.3~4.7項に詳述)

| 評価項目                            | 目標値                              | 測定·分析結果                          | 達成/未達 |
|---------------------------------|----------------------------------|----------------------------------|-------|
| デジタルデータの書込みと読出し機能               | 正常に機能                            | 期待通り動作                           | 達成〇   |
| 原子スイッチのOn/Off切り替え機能             | 正常に機能                            | 期待通り動作                           | 達成〇   |
| 放射線耐性(SEU閾値LET)                 | $40~[{\rm MeV}/({\rm mg/cm^2})]$ | $40~[{\rm MeV}/({\rm mg/cm^2})]$ | 達成〇   |
| 製品回路規模のFPGAを実現した場合の<br>消費電力見積もり | 5~10W程度<br>(低いほど良い)              | 約2.2W                            | 達成〇   |
| 製品回路規模のFPGAを実現した場合の<br>動作周波数    | <b>400~600MHz</b><br>(高いほど良い)    | <b>~700MHz</b><br>(アプリケーション依存)   | 達成〇   |

表: 16nm NB-FPGAに関する研究目標の達成度まとめ

### <u>4. 実施結果詳細</u>

#### <u>R3年度実施分</u>

- 4.1 宇宙ユースケース具体化 (第2,第3世代 NB-FPGA)
- 4.2 宇宙適用性に対する技術課題洗い出し(第2世代 NB-FPGA)
- 4.3 耐放射線16nmナノブリッジFPGAの要素回路技術構築

#### <u>R4•R5年度実施分</u>

- 4.4 耐放射線16nmナノブリッジFPGAの小規模回路テストチップ設計,検証及び製造
- 4.5 電気的特性評価
- 4.6 耐放射線性評価
- 4.7 技術ベンチマーク

実施結果(R3年度実施項目)

### <u>4.1 宇宙ユースケース具体化 (第2,第3世代 NB-FPGA)</u>

衛星システムメーカ2社ならびにNewSpace系企業2社の協力を得て、想定される NB-FPGAユースケースに関するヒアリングを実施した。

今回のヒアリングでは、第2,第3世代NB-FPGAのユースケースとして、

通信プロトコル、センサ信号処理、デジタル変復調、FDIR、MPU周辺機能の実現、 オンボード画像認識、軌道上エッジコンピューティング、レーダ制御系デバイス

が具体抽出された。各ケースでのFPGAに対するより詳細な性能要求は、今後検討 を進めていく必要がある。

宇宙機メーカからFPGAの実現要望が非常に強い一方、第3世代NB-FPGAに関して は、ユーザ利便性を高めるためにはSoC(System on chip)実現に必要なプロセッサコ アや周辺回路機能の設計データIP化、開発ツール(ソフトウェア)の充実化が必須との 要望もあり、将来開発を進める上で検討課題になることを再認識した。

10.1109/VLSID.2019.00043.

## <u>4.2 宇宙適用性に対する技術課題洗い出し(第2世代 NB-FPGA)</u>

第2世代 NB-FPGAの放射線耐性評価試験を実施。耐放射線強化設計は施されて いないため、SEU\*発生閾値LETは 5 [MeV/(mg/cm<sup>2</sup>)] 未満という結果であった。 (海外競合FPGA製品の実力値と同等レベル)。 \*Single Event Upset: デジタルデータのビット反転現象

ただし、従来のFPGAで多数使用されているSRAM回路スイッチ(放射線耐性も非常 に弱い箇所)がナノブリッジに置き換わっているため、FPGA全体の軌道上SEU発生 頻度は静止軌道で約0.1[回/day](回路使用率40%時)程度に収まると分析。また、 配線スイッチ書き変わりによる回路化け等の致命的な故障モードは生じないことから、 ECC等のエラー対策導入が必要になるが、"as is"使用できるミッションもありと分析。



#### 図4-1: 28nm NB-FPGAを構成する論理回路のSEU発生断面積 実験取得結果

[1] C. W. Liang, M. T. Chen, J. S. Jenq, W. Y. Lien, C. C. Huang, Y. S. Lin, B. J. Tzau, W. J. Wu, Z. H. Fu, I. C. Wang, P. Y. Chou, C. S. Fu, C. Y. Tzeng, K. L. Chiu, L. S. Huang, et al., "A 28nm poly/SiON CMOS technology for low-power SoC applications," *Digest of Technical Papers - Symposium on VLSI Technology*, pp. 38–39, 2011.
[2] P. Kumar Bharti, N. Surana, and J. Mekie, "Power and area efficient approximate heterogeneous 8T SRAM for multimedia applications," *Proceedings - 32nd International Conference on VLSI Design*, VLSID 2019 - Held concurrently with 18th International Conference on Embedded Systems, ES 2019, pp. 139–144, 2019, doi:

8

実施結果(R3年度実施項目)

# <u>4.3 耐放射線16nmナノブリッジFPGAの要素回路技術構築</u>

ナノブリッジFPGAを構成する各種要素回路の設計と検証を実施した。設計の 妥当性および機能検証は、半導体業界で標準的に使われる設計検証ツールを 用いて実施した。

ナノブリッジFPGAを構成する各種要素回路を下図に示す。ナノブリッジFPGA は格子状に多数配置されたロジックセルと書込み回路、制御回路より構成され、 ロジックセルはCrossbar switch (クロスバースイッチ)と MUX (マルチプレクサ)、 BLE(基本ロジックエレメント)と呼ばれる機能回路で構成されている。これら(下 図緑枠)について設計を完了した。デジタルデータ記憶の要となるDFF(フリップ フロップ)回路には、JAXA特許申請中の耐放射線強化回路を適用した。



図4-2: ナノブリッジFPGA内部回路構成図

実施結果(R4·R5年度実施項目)

<u>4.4 耐放射線16nmナノブリッジFPGAの小規模回路テストチップ設計,検証及び製造</u>

NB-FPGAの機能と耐放射線性を確認する目的で、小規模回路テストチップを 設計し、シミュレーションによる機能検証を経て、半導体ウェハの製造とテスト チップの切り出し、組立を実施した。



図4-3: テストチップ 配置配線設計結果 (配置配線設計ツールの出力画面イメージ)

図4-5: テストチップ外観写真

実施結果(R4·R5年度実施項目)

## <u>4.5 電気的特性評価</u>

製造したテストチップを用いて、ナノブリッジ部の製造仕上がり確認、オンオフ 切り替えやデジタルデータ書込み/読出し機能を確認した結果、いずれも正常で あることを確認した。また、消費電力や動作周波数も目標値を実現できることを 確認した。



11

実施結果(R4·R5年度実施項目)

# 4.6 耐放射線性評価

製造したテストチップに対する重粒子イオン照射試験を実施し、シングルイベントアップセット(SEU)耐性評価を行った。試験の結果、SEU発生の閾値LETは40 [MeV/(mg/cm<sup>2</sup>)]と分析され、目標値を達成していることを実測確認した。

海外競合FPGAと比べて非常に優れた耐性値であり、静止軌道上でも実効上 エラーフリーとみなせるレベルである。



# 4.7 技術ベンチマーク(今回の成果と競合ハイエンド品との比較)

今回得られた性能指標値のベンチマーク(海外競合ハイエンド製品との比較)を下表に 示す。海外競合と同等の搭載容量を確保しつつ消費電力を1/5~1/10に抑制出来るため、 電力削減効果に加え、搭載機器内部の熱集中の緩和、冷却システムの簡素化のメリット も得られる。高い放射線耐性は冗長系の削減等機器の簡素化に大きく寄与する。

| SoC仕             | :様                                  | 米 PolarFire RT           | 仏 NG-ultra SoC                     | NB-FPGA                   | (参考) COTS FPGA<br>(Zynq Ultrascale)                            |
|------------------|-------------------------------------|--------------------------|------------------------------------|---------------------------|----------------------------------------------------------------|
| FPGA<br>部        | 製造プロセス                              | 28nm                     | 28nm                               | 16nm FinFET               | 20nm, 16nm FinFET                                              |
|                  | 搭載容量<br>(LUT*数)<br>*Look-up Tableの略 | 480k                     | 290k∼540k                          | 500k以上(TBD)               | 600k~1500k<br>※放射線対策でTMRを組む<br>必要があり、使用可能な容量<br>は実効上、上記値の1/3程度 |
|                  | <mark>放射線耐性</mark><br>(SEU閾値LET)    | 1<br>[MeV/(mg/cm²)]      | 10~15<br>[MeV/(mg/cm²)]            | 40<br>[MeV/(mg/cm²)]      | 1<br>[MeV/(mg/cm²)]                                            |
|                  | 動作周波数                               | 385MHz                   | 300~400MHz                         | ~約700MHz                  | 800~1866MHz<br>※排熱の制約から宇宙での<br>適用実績は 200MHz程度                  |
| プロセッサ部           |                                     | RISC-V                   | ARM Cortex-R52                     | 义会後の2-0世祥                 | ARM Cortex-A53, R5                                             |
| SoC周:<br>(ROM, R | <mark>辺機能</mark><br>AMは記載省略)        | 暗号化回路,<br>DSP, LVDS, PCI | DSP, SpaceWire,<br>SERDES, DDR I/F | 成今後の50011様<br>検討で具体化予定    | DSP, USB, PCI, CAN,<br>UART, 高速トランシーバ,<br>DDR I/F,             |
| 消費電              | .力                                  | 15~20W                   | TBD(開発中)                           | 5W未満<br>(今回の解析値<br>約2.2W) | 30 <b>∼</b> 80₩<br>13                                          |

### <u>5. 他産業への展開・ユーザ早期試行・実証に向けた取組み状況</u>

### <u> 〇産業用途</u>

▶ 車載半導体メーカとNBS社が共同で、28nm NB-FPGA採用に向けた評価を継続中。

### <u>〇宇宙関連</u>

- ▶「宇宙用部品技術WG\*」にて、デジタルデバイス技術に関する今後10年の技術 ロードマップを具体化。NB-FPGA実現の重要性に関するコンセンサスを得た。 \*\*JAXA, 宇宙関連企業(Legacy/New Space含む), 部品メーカ, 大学有識者で構成されるワーキンググルプ.
- ▶ 2023年6月時点で、2社が小型衛星向け用途でNB-FPGAに興味を示しており、 技術情報の共有や今後の進め方について個々に調整を進めている。
- ▶ ユーザ早期試行を促進するための標準的な計算機のリファレンスデザイン構築 とボードによるユーザ(複数)の試行、および早期軌道上実証(刷新Pとの連携を 想定)に向けた調整を進めている。

### <u>6. まとめ</u>

衛星のデジタル化の要となる半導体技術として、耐放射線性と低消費電力の 特性を兼ね備えたFPGAの要素回路技術を構築し、将来のFPGA実現に向けた 技術目途を得た。

日本独自の半導体技術である原子スイッチと耐放射線強化回路を組み合わ せたものであり、その性能は海外競合製品を上回るものである。当成果を活用 した研究開発を引き続き速やかに進め、宇宙/民生両用途への利用拡大を図る こととしたい。

# <u>補足:適用技術の解説</u>

# <u>適用技術の解説(1)ナノブリッジ技術</u>



### <u>適用技術の解説 (2) RHBD: Radiation Hardening by Design</u>

LSI内部を構成する論理回路(Inverter, NAND等)の回路接続や配置を工夫して、 耐放射線性を強化する技術。電気性能(動作速度や消費電力)とのトレードオフの 関係にあり、電気性能の劣化を最小限に抑えながら如何に放射線耐性を実現する かが技術ノウハウ。微細化が進むにつれ実現難易度も高くなっている。



<u>適用技術の解説 (2) RHBD: Radiation Hardening by Design</u>

ナノブリッジFPGA要素回路のうち、放射線耐性を強化する上で最も重要になるFF(フリップフロップ回路)について、JAXA特許申請中技術である16nm FinFET 耐放射線強化回路を設計に適用した。放射線粒子入射を模擬した 3Dシミュレーションでは、非常に強い耐性を持つことを確認した。



### <u>適用技術の解説 (3) FinFET: Fin Field Effect Transistor</u>

トランジスタを構成するソース/ドレイン領域が、シリコンの表面でフィンの様な 形状の3次元構造のトランジスタ。従来のPlanar構造と比較して、ゲート電極の ON/OFF切り替え(スイッチング)が早く、より多くの電流を流すことが可能。

最先端の高性能CPUやFPGA等に適用されている必須の技術であるが、残念 ながら現時点ではこれを製造できるメーカは国内には存在しない。今回の研究 では、少量試作対応も含め、顧客に対して協力的である米Global Foundry社の FinFET製造プロセスを適用した。(将来的には国内製造ファブ実現が期待されるところ。)



https://www.samsung.com/semiconductor/minisite/exynos/technology/finfet-process/